Большие интегральные схемы. Что такое интегральная микросхема (ИМС)

Большая интегральная схема (БИС) - интегральная схема (ИС) с высокой степенью интеграции (число элементов в ней достигает 10000), используется в электронной аппаратуре как функционально законченный узел устройств вычислительной техники, автоматики, измерительной техники и др.
По количеству элементов все интегральные схемы условно делят на следующие категории:
■ простые (ПИС) - с количеством элементов в кристалле до 10,
■ малые (МИС) - до 100,
■ средние (СИС) - до 1000,
■ большие (БИС) - до 10000,
■ сверхбольшие (СБИС) - 1000000,
■ ультрабольшие (УБИС) - до 1000000000,
■ гигабольшие (ГБИС) - более 1000000000 элементов в кристалле.
Интегральные микросхемы (ИМ), содержащие более 100 элементов, называют микросхемами повышенного уровня интеграции.
Использование БИС сопровождается резким улучшением всех основных показателей по сравнению с аналогичным функциональным комплексом, выполненным на отдельных ИС. Интеграция ИС на одном кристалле приводит к уменьшению количества корпусов, числа сборочных и монтажных операций, количества внешних - наименее надежных - соединений. Это способствует уменьшению размеров, массы, стоимости и повышению надежности.
Дополнительными преимуществами от интеграции ИС являются уменьшение общего количества контактных площадок, сокращение длины соединений, а также меньший разброс параметров, поскольку все ИС расположены на одном кристалле и изготовлены в едином технологическом цикле.
Опыт разработки БИС выявил также и ряд общих проблем, которые ограничивают повышение степени интеграции и которые, нужно, решать в процессе дальнейшего развития микроэлектроники:
■ проблема теплоотвода,
■ проблема межсоединений,
■ проблема контроля параметров,
■ физические ограничения на размеры элементов.
В 1964 г. впервые на базе БИС, фирма IBM выпустила шесть моделей семейства IBM 360.
Примерами БИС также могут служить схемы памяти на 4 бит и более, арифметико-логические и управляющие устройства ЭВМ, цифровые фильтры. ИС предназначены для решения самых разнообразных задач, поэтому изготовляется сочетанием методов, находящихся в арсенале полупроводниковой, тонко- и толстопленочной технологий.
ИМ принято классифицировать по способам изготовления и по получаемым при этом структурам на
Полупроводниковая ИМ представляет собой ИС, в которой все элементы и соединения между ними выполнены в едином объеме и на единой поверхности полупроводниковой пластины.
В гибридных микросхемах пассивные компоненты (резисторы и конденсаторы) наносятся на поверхность диэлектрической пластинки, активные (транзисторы) выполняются в виде отдельных дискретных миниатюрных компонентов и присоединяются к микросхеме.

Литература
1. Степаненко И. П., Основы микроэлектроники, М.: Лаборатория Базовых Знаний, 2003, с. 453-460.
2. Батушев А. В., Микросхемы и их применение, М.: Радио и связь, 1984, с. 13-17.
3. Чернозубов Ю. С., Как рождаются микросхемы, М.: Просвещение, 1989, с. 14-19.

Большие интегральные схемы

Одним из важнейших путей совершенствования вычислительной техники является широкое применение в ней достижений современной микроэлектроники. Успехи полупроводниковой интегральной электроники привели к созданию нового класса сложных функциональных электронных изделий - больших интегральных схем, которые стали основной элементной базой ЭВМ четвертого поколения (конец 70-х годов).

В одной такой схеме объёмом всего лишь в доли кубического сантиметра размещается блок, занимавший в ЭВМ первого поколения целый шкаф. В результате достигнуто существенное повышение производительности ЭВМ.

Если в ЭВМ третьего поколения быстродействие достигает 20-30 млн операций в секунду, то в машинах четвёртого поколения производительность достигает сотен миллионов операций в секунду. Соответственно возрастает и объём памяти. Наряду с усовершенствованием традиционных устройств памяти на магнитных дисках и лентах создаётся память без движущихся частей. Общий объём внешней памяти в крупных машинах четвёртого поколения превосходит 10 14 символов, что эквивалентно библиотеке, состоящей из нескольких миллионов объёмистых томов.

БИС созданы в результате естественного развития интегральных схем. Предпосылкой их появления является освоение электронной промышленностью планарной технологии изготовления кремниевых полупроводниковых приборов. Принципиальная новизна этой технологии состоит в том, что она позволила заменить обычные дискретные компоненты диффузионными или тонкоплёночными компонентами.

Высокая надежность ЭВМ закладывается в процессе ее производства. Переход на новую элементную базу - сверхбольшие интегральные схемы (СБИС) - резко сокращает число используемых интегральных схем, а значит, и число их соединений друг с другом. Хорошо продуманы компоновка компьютера и обеспечение требуемых режимов работы (охлаждение, защита от пыли).

Все современные вычислительные машины строятся на комплексах (системах) интегральных микросхем (ИС). Электронная микросхема называется интегральной, если ее компоненты и соединения между ними выполнены в едином технологическом цикле, на едином основании и имеют общую герметизацию и защиту от механических воздействий. Каждая микросхема представляет собой миниатюрную электронную схему, сформированную послойно в кристалле полупроводника: кремния, германия и т.д. В состав микропроцессорных наборов включаются различные типы микросхем, но все они должны иметь единый тип межмодульных связей, основанный на стандартизации параметров сигналов взаимодействия (амплитуда, полярность, длительность импульсов и т.п.). Основу набора обычно составляют большие интегральные схемы (БИС) и сверхбольшие интегральные схемы (СБИС). В ближайшем будущем следует ожидать появления ультрабольших ИС (УБИС). Кроме них обычно используются микросхемы с малой и средней степенью интеграции (СИС). Функционально микросхемы могут соответствовать устройству, узлу или блоку, но каждая из них состоит из комбинации простейших логических элементов, реализующих функции формирования, преобразования, запоминания сигналов и т.д.

Все современные ЭВМ строятся на микропроцессорных наборах, основу которых составляют большие (БИС) и сверхбольшие интегральные схемы (СБИС). Технологический принцип разработки и производства интегральных схем действует уже более четверти века. Он заключается в послойном изготовлении частей электронных схем по циклу "программа - рисунок - схема". По программам на запыленный фоторезисторный слой наносится рисунок будущего слоя микросхемы. Затем рисунок протравливается, фиксируется, закрепляется и изолируется от новых слоев.

На основе этого создается пространственная твердотельная структура. Например, СБИС типа Pentium включает около трех с половиной миллионов транзисторов, размещаемых в пятислойной структуре. Степень микроминиатюризации, размер кристалла ИС, производительность и стоимость технологии напрямую определяются типом литографии. До настоящего времени доминирующей оставалась оптическая литография, т.е. послойные рисунки на фоторезисторе микросхем наносились световым лучом. В настоящее время ведущие компании, производящие микросхемы, реализуют кристаллы с размерами примерно 400-600 мм2 для процессоров (например, Pentium) и 200-400 мм2 - для схем памяти. Минимальный топологический размер (толщина линий) при этом составляет 0,25-0,135 мкм. Для сравнения можно привести такой пример. Толщина человеческого волоса составляет примерно 100 мкм. Значит, при таком разрешении на толщине 100 мкм требуется вычерчивать более двухсот линий.

Дальнейшие успехи микроэлектроники связываются с электронной (лазерной), ионной и рентгеновской литографией. Это позволяет выйти на размеры 0,13; 0,10 и даже 0,08 мкм. Вместо ранее используемых алюминиевых проводников в микросхемах повсеместно начинают применять медные соединения, что позволяет повысить частоту работы.

Такие высокие технологии порождают целый ряд проблем. Микроскопическая толщина линий, сравнимая с диаметром молекул, требует высокой чистоты используемых и напыляемых материалов, применения вакуумных установок и снижения рабочих температур. Действительно, достаточно попадания мельчайшей пылинки при изготовлении микросхемы - и она попадает в брак. Поэтому новые заводы по производству микросхем представляют собой уникальное оборудование, размещаемое в "чистых помещениях класса 1", микросхемы в которых транспортируются от оборудования к оборудованию в замкнутых сверхчистых мини-атмосферах класса 1000. Мини-атмосфеpa создается, например, сверхчистым азотом или другим инертным газом при давлении КГ4 Торр.

В настоящее время основой построения всех микросхем была и остается КМоп-технология (комплементарные схемы, т.е. совместно использующие п- и р-переходы в транзисторах со структурой "металл - окисел - полупроводник").

Однако появление БИС породило очень серьезную проблему-"что положить на подложку" или, другими словами, каким образом реализовать устройство на схемах с таким колоссальным количеством элементов.

Первым и довольно естественным решением этой проблемы явилось изготовление так называемых заказных схем, разрабатываемых каждый раз специально для использования в конкретной аппаратуре. В то же время проектирование заказных БИС - весьма длительный и трудоемкий процесс, использующий сложные человеко-машинные системы автоматизированного проектирования. Поэтому разработка и изготовление заказных БИС могут быть экономически оправданы только при массовом производстве аппаратуры, в которой эти схемы применяются.

Хорошей альтернативой заказным БИС явились микропроцессорные наборы - совокупность больших интегральных схем, реализующих сложные функции цифровой аппаратуры. Из этих "кирпичей" достаточно просто строятся микрокомпьютеры (микро-ЭВМ), получившие исключительное развитие и нашедшие широкое применение в разнообразных системах управления.

Микропроцессор является универсальным устройством, способным реализовать любую логическую функцию. Однако программная реализация логики управления осуществляется сравнительно медленно, микропроцессор зачастую не способен обеспечить необходимое быстродействие. В связи с этим в настоящее время широкое распространение получили программируемые БИС с матричной структурой, среди которых особое место занимают программируемые логические матрицы (ПЛМ) - большие интегральные схемы, сочетающие регулярность структуры полупроводникового запоминающего устройства (ЗУ) с универсальностью микропроцессора. ПЛМ обладает существенными преимуществами перед микропроцессором при реализации сложных алгоритмов управления.

В качестве функциональных узлов БИС, ориентированных на реализацию булевых функций, широко используются так называемые матричные схемы.

Матричная схема представляет собой сетку ортогональных проводников, в местах пересечения которых могут быть установлены полупроводниковые элементы с односторонней проводимостью (ЭОП) - диоды или транзисторы.

Рассмотрим матрицы М1и М2 на рисунке №1. Способ включения ЭОП в местах пересечения шин матрицы М1 позволяет реализовать на любом из её выходов любую конъюнкцию её входных переменных, взятых со знаком либо без знака инверсии.

Рисунок №1

Матрица М2 имеет 4 вертикальных и 2 горизонтальных шины. Способ включения ЭОП в местах пересечения шин М2 позволяет реализовать на любом из её выходов любую дизъюнкцию её входных переменных.

Если соединить эти матрицы как показано на рисунке №2, то можно заметить, что любая система булевых функций у1. yn водных переменных x1. xn может быть реализована двухуровневой матричной схемой, на первом уровне которой образуются различные элементарные конъюнкции, а на втором - дизъюнкции соответствующих конъюнкций (y1…yn).

В итоге построение схем с матричной структурой сводится к определению точек пересечения шин, где должны быть включены ЭОП.


Рисунок №2

По способу программирования различают матрицы, настраиваемые (программируемые) на заводе-изготовителе, пользователем и репрограммируемые (многократно настраиваемые).

В матрицах первого типа соединение ЭОП с шинами осуществляется 1 раз с помощью специальных масок, используемых для металлизации определённых участков кристалла БИС. После изготовления БИС полученные соединения изменены быть не могут.

Матрицы второго типа поставляются потребителю не настроенными и содержащими ЭОП в каждой точке пересечения их шин. Настройка сводится к удалению (отключению) некоторых ненужных ЭОП. Физически процесс настройки осуществляется различными способами, например, путём пропускания серии импульсов тока достаточно большой амплитуды через соответствующий ЭОП и разрушения плавкой перемычки, включённой последовательно с этим ЭОП и соединяющей его с одной из шин в точке их пересечения.

Матрицы третьего типа позволяют осуществлять программирование неоднократно. Повторное программирование выполняется электрическим способом после стирания содержимого матриц под действием ультрафиолетового (иногда рентгеновского) облучения или электрическим способом отдельно для каждого ЭОП.

Так же необходимо сказать несколько слов о так называемых программируемых матрицах.

Программируемая логическая матрица (ПЛМ) представляет собой функциональный блок, созданный на базе полупроводниковой технологии и предназначенный для реализации логических схем цифровых систем. В зависимости от внутренней организации программируемые логические матрицы можно разделить на ПЛМ комбинационной логики и ПЛМ с памятью.

Следует отметить, что на кристалле БИС ПЛМ предусмотрена специальная система шин, позволяющая соединять выходы донной матрицы с входами другой. Выполнение разрезов шин и организация необходимых связей между входами и выходами различных матриц осуществляются на этапе настройки ПЛМ на заводе изготовителе.

ИНТЕГРАЛЬНАЯ CXEMA (ИС, интегральная микросхема, микросхема), функционально законченное микроэлектронное изделие, представляющее собой совокупность электрически связанных между собой элементов (транзисторов и др.), сформированных в полупроводниковой монокристаллической пластине. ИС являются элементной базой всех современных радиоэлектронных устройств, устройств вычислительной техники, информационных и телекоммуникационных систем.

Историческая справка. ИС изобретена в 1958 Дж. Килби (Нобелевская премия, 2000), который, не разделяя германиевую монокристаллическую пластину на отдельные сформированные в ней транзисторы, соединил их между собой тончайшими проволоками, так что полученное устройство стало законченной радиоэлектронной схемой. Спустя полгода американский физик Р. Нойс реализовал так называемую планарную кремниевую ИС, в которой при каждой области биполярных транзисторов (эмиттере, базе и коллекторе) на поверхности кремниевой пластины создавались металлизированные участки (так называемые контактные площадки), а соединения между ними осуществлялись тонкоплёночными проводниками. В 1959 году в США начался промышленный выпуск кремниевых ИС; массовое производство ИС в СССР организовано в середине 1960-х годов в г. Зеленоград под руководством К. А. Валиева.

Технология ИС. Структура полупроводниковой ИС показана на рисунке. Транзисторы и другие элементы формируются в очень тонком (до нескольких мкм) приповерхностном слое кремниевой пластины; сверху создаётся многоуровневая система межэлементных соединений. С увеличением числа элементов ИС количество уровней растёт и может достигать 10 и более. Межэлементные соединения должны обладать низким электрическим сопротивлением. Этому требованию удовлетворяет, например, медь. Между слоями проводников размещаются изолирующие (диэлектрические) слои (SiO 2 и др.). На одной ПП пластине одновременно формируется до нескольких сотен ИС, после чего пластину разделяют на отдельные кристаллы (чипы).

Технологический цикл изготовления ИС включает несколько сотен операций, важнейшей из которых является фотолитография (ФЛ). Транзистор содержит десятки деталей, контуры которых формируются в результате ФЛ, определяющей также конфигурацию межсоединений в каждом слое и положение проводящих областей (контактов) между слоями. В технологическом цикле ФЛ повторяется несколько десятков раз. За каждой операцией ФЛ следуют операции изготовления деталей транзисторов, например осаждение диэлектрической, ПП и металлической тонких плёнок, травление, легирование методом имплантации ионов в кремний и др. Фотолитография определяет минимальный размер (МР) отдельных деталей. Главным инструментом ФЛ являются оптические проекционные степперы-сканеры, с помощью которых выполняется пошаговое (от чипа к чипу) экспонирование изображения (освещение чипа, на поверхность которого нанесён фоточувствительный слой - фоторезист, через маску, называемую фотошаблоном) с уменьшением (4:1) размеров изображения по отношению к размерам маски и со сканированием светового пятна в пределах одного чипа. МР прямо пропорционален длине волны источника излучения. Первоначально в установках ФЛ использовались g- и i-линии (436 и 365 нм соответственно) спектра излучения ртутной лампы. На смену ртутной лампе пришли эксимерные лазеры на молекулах KrF (248 нм) и ArF (193 нм). Совершенствование оптической системы, применение фоторезистов с высокими контрастом и чувствительностью, а также специальной техники высокого разрешения при проектировании фотошаблонов и степперов-сканеров с источником света длиной волны 193 нм позволяют достичь МР, равных 30 нм и менее, на больших чипах (площадью 1-4 см 2) с производительностью до 100 пластин (диаметром 300 мм) в час. Продвижение в область меньших (30-10 нм) МР возможно при использовании мягкого рентгеновского излучения или экстремального ультрафиолета (ЭУФ) с длиной волны 13,5 нм. Из-за интенсивного поглощения излучения материалами на этой длине волны не может быть применена преломляющая оптика. Поэтому в ЭУФ-степперах используют отражающую оптику на рентгеновских зеркалах. Шаблоны также должны быть отражающими. ЭУФ-литография является аналогом проекционной оптической, не требует создания новой инфраструктуры и обеспечивает высокую производительность. Таким образом, технология ИС к 2000 преодолела рубеж 100 нм (МР) и стала нанотехнологией.

Структура интегральной схемы: 1- пассивирующий (защитный) слой; 2 - верхний слой проводника; 3 - слой диэлектрика; 4 - межуровневые соединения; 5 - контактная площадка; 6 - МОП-транзисторы; 7 - кремниевая пластина (подложка).

Направления развития. ИС разделяют на цифровые и аналоговые. Основную долю цифровых (логических) микросхем составляют ИС процессоров и ИС памяти, которые могут объединяться на одном кристалле (чипе), образуя «систему-на-кристалле». Сложность ИС характеризуется степенью интеграции, определяемой числом транзисторов на чипе. До 1970 степень интеграции цифровых ИС увеличивалась вдвое каждые 12 месяцев. Эта закономерность (на неё впервые обратил внимание американский учёный Г. Мур в 1965) получила название закона Мура. Позднее Мур уточнил свой закон: удвоение сложности схем памяти происходит через каждые 18 месяцев, а процессорных схем - через 24 месяца. По мере увеличения степени интеграции ИС вводились новые термины: большая ИС (БИС, с числом транзисторов до 10 тысяч), сверх-большая (СБИС - до 1 миллиона), ультрабольшая ИС (УБИС - до 1 миллиарда) и гигантская БИС (ГБИС - более 1 миллиарда).

Различают цифровые ИС на биполярных (Би) и на МОП (металл - оксид - полупроводник) транзисторах, в том числе в конфигурации КМОП (комплементарные МОП, т. е. взаимодополняющие р-МОП и w-МОП транзисторы, включённые последовательно в цепи «источник питания - точка с нулевым потенциалом»), а также БиКМОП (на биполярных транзисторах и КМОП-транзисторах в одном чипе).

Увеличение степени интеграции достигается уменьшением размеров транзисторов и увеличением размеров чипа; при этом уменьшается время переключения логического элемента. По мере уменьшения размеров уменьшались потребляемая мощность и энергия (произведение мощности на время переключения), затраченная на каждую операцию переключения. К 2005 году быстродействие ИС улучшилось на 4 порядка и достигло долей наносекунды; число транзисторов на одном чипе составило до 100 миллионов штук.

Основную долю (до 90%) в мировом производстве с 1980 составляют цифровые КМОП ИС. Преимущество таких схем заключается в том, что в любом из двух статических состояний («0» или «1») один из транзисторов закрыт, и ток в цепи определяется током транзистора в выключенном состоянии I BЫKЛ. Это означает, что, если I BЫKЛ пренебрежимо мал, ток от источника питания потребляется только в режиме переключения, а потребляемая мощность пропорциональна частоте переключения и может быть оценена соотношением Ρ Σ ≈C Σ ·Ν·f·U 2 , где C Σ - суммарная ёмкость нагрузки на выходе логического элемента, N - число логических элементов на чипе, f - частота переключения, U - напряжение питания. Практически вся потребляемая мощность выделяется в виде джоулева тепла, которое должно быть отведено от кристалла. При этом к мощности, потребляемой в режиме переключения, добавляется мощность, потребляемая в статическом режиме (определяется токами I BЫKЛ и токами утечки). С уменьшением размеров транзисторов статическая мощность может стать сравнимой с динамической и достигать по порядку величины 1 кВт на 1 см 2 кристалла. Проблема большого энерговыделения вынуждает ограничивать максимальную частоту переключений высокопроизводительных КМОП ИС диапазоном 1-10 ГГц. Поэтому для увеличения производительности «систем-на-кристалле» используют дополнительно архитектурные (так называемые многоядерные процессоры) и алгоритмические методы.

При длинах канала МОП-транзисторов порядка 10 нм на характеристики транзистора начинают влиять квантовые эффекты, такие как продольное квантование (электрон распространяется в канале как волна де Бройля) и поперечное квантование (в силу узости канала), прямое туннелирование электронов через канал. Последний эффект ограничивает возможности применения КМОП-элементов в ИС, так как вносит большой вклад в суммарный ток утечки. Это становится существенным при длине канала 5 нм. На смену КМОП ИС придут квантовые приборы, молекулярные электронные приборы и др.

Аналоговые ИС составляют широкий класс схем, выполняющих функции усилителей, генераторов, аттенюаторов, цифроаналоговых и аналого-цифровых преобразователей, компараторов, фазовращателей и т.д., в том числе низкочастотные (НЧ), высокочастотные (ВЧ) и сверхвысокочастотные (СВЧ) ИС. СВЧ ИС - схемы относительно небольшой степени интеграции, которые могут включать не только транзисторы, но и плёночные катушки индуктивности, конденсаторы, резисторы. Для создания СВЧ ИС используется не только ставшая традиционной кремниевая технология, но и технология гетеропереходных ИС на твёрдых растворах Si - Ge, соединениях A III B V (например, арсениде и нитриде галлия, фосфиде индия) и др. Это позволяет достичь рабочих частот 10-20 ГГц для Si - Ge и 10-50 ГГц и выше для СВЧ ИС на соединениях A III B V . Аналоговые ИС часто используют вместе с сенсорными и микромеханическими устройствами, биочипами и др., которые обеспечивают взаимодействие микроэлектронных устройств с человеком и окружающей средой, и могут быть заключены с ними в один корпус. Такие конструкции называются многокристальными или «системами-в-корпусе».

В будущем развитие ИС приведёт к слиянию двух направлений и созданию микроэлектронных устройств большой сложности, содержащих мощные вычислительные устройства, системы контроля окружающей среды и средства общения с человеком.

Лит. смотри при ст. Микроэлектроника.

А. А. Орликовский.

ИНТЕГРАЛЬНАЯ СХЕМА
(ИС), микроэлектронная схема, сформированная на крошечной пластинке (кристаллике, или "чипе") полупроводникового материала, обычно кремния, которая используется для управления электрическим током и его усиления. Типичная ИС состоит из множества соединенных между собой микроэлектронных компонентов, таких, как транзисторы, резисторы, конденсаторы и диоды, изготовленные в поверхностном слое кристалла. Размеры кремниевых кристаллов лежат в пределах от примерно 1,3ґ1,3 мм до 13ґ13 мм. Прогресс в области интегральных схем привел к разработке технологий больших и сверхбольших интегральных схем (БИС и СБИС). Эти технологии позволяют получать ИС, каждая из которых содержит многие тысячи схем: в одном чипе может насчитываться более 1 млн. компонентов.
См. также ПОЛУПРОВОДНИКОВЫЕ ЭЛЕКТРОННЫЕ ПРИБОРЫ . Интегральные схемы обладают целым рядом преимуществ перед своими предшественниками - схемами, которые собирались из отдельных компонентов, монтируемых на шасси. ИС имеют меньшие размеры, более высокие быстродействие и надежность; они, кроме того, дешевле и в меньшей степени подвержены отказам, вызываемым воздействиями вибраций, влаги и старения. Миниатюризация электронных схем оказалась возможной благодаря особым свойствам полупроводников. Полупроводник - это материал, обладающий гораздо большей электропроводностью (проводимостью), чем такой диэлектрик, как стекло, но существенно меньшей, чем проводники, например, медь. В кристаллической решетке такого полупроводникового материала, как кремний, при комнатной температуре имеется слишком мало свободных электронов, чтобы обеспечить значительную проводимость. Поэтому чистые полупроводники обладают низкой проводимостью. Однако введение в кремний соответствующей примеси увеличивает его электрическую проводимость.
См. также ТРАНЗИСТОР . Легирующие примеси вводят в кремний двумя методами. Для сильного легирования или в тех случаях, когда точное регулирование количества вводимой примеси необязательно, обычно пользуются методом диффузии. Диффузию фосфора или бора выполняют, как правило, в атмосфере легирующей примеси при температурах между 1000 и 1150° С в течение от получаса до нескольких часов. При ионной имплантации кремний бомбардируют высокоскоростными ионами легирующей примеси. Количество имплантируемой примеси можно регулировать с точностью до нескольких процентов; точность в ряде случаев важна, поскольку коэффициент усиления транзистора зависит от числа примесных атомов, имплантированных на 1 см2 базы (см. ниже).

Производство. Изготовление интегральной схемы может занимать до двух месяцев, поскольку некоторые области полупроводника нужно легировать с высокой точностью. В ходе процесса, называемого выращиванием, или вытягиванием, кристалла, сначала получают цилиндрическую заготовку кремния высокой чистоты. Из этого цилиндра нарезают пластины толщиной, например, 0,5 мм. Пластину в конечном счете режут на сотни маленьких кусочков, называемых чипами, каждый из которых в результате проведения описываемого ниже технологического процесса превращается в интегральную схему. Процесс обработки чипов начинается с изготовления масок каждого слоя ИС. Выполняется крупномасштабный трафарет, имеющий форму квадрата площадью ок. 0,1 м2. На комплекте таких масок содержатся все составляющие части ИС: уровни диффузии, уровни межсоединений и т.п. Вся полученная структура фотографически уменьшается до размера кристаллика и воспроизводится послойно на стеклянной пластине. На поверхности кремниевой пластины выращивается тонкий слой двуокиси кремния. Каждая пластина покрывается светочувствительным материалом (фоторезистом) и экспонируется светом, пропускаемым через маски. Неэкспонированные участки светочувствительного покрытия удаляют растворителем, а с помощью другого химического реагента, растворяющего двуокись кремния, последний вытравливается с тех участков, где он теперь не защищен светочувствительным покрытием. Варианты этого базового технологического процесса используются в изготовлении двух основных типов транзисторных структур: биполярных и полевых (МОП).
Биполярный транзистор. Такой транзистор имеет структуру типа n-p-n или, намного реже, типа p-n-p. Обычно технологический процесс начинается с пластины (подложки) сильно легированного материала p-типа. На поверхности этой пластины эпитаксиально выращивается тонкий слой слабо легированного кремния n-типа; таким образом, выращенный слой имеет ту же самую кристаллическую структуру, что и подложка. Этот слой должен содержать активную часть транзистора - в нем будут сформированы индивидуальные коллекторы. Пластина сначала помещается в печь с парами бора. Диффузия бора в кремниевую пластину происходит только там, где ее поверхность подверглась обработке травлением. В результате формируются области и окна из материала n-типа. Второй высокотемпературный процесс, в котором используются пары фосфора и другая маска, служит для формирования контакта с коллекторным слоем. Проведением последовательных диффузий бора и фосфора формируются соответственно база и эмиттер. Толщина базы обычно составляет несколько микрон. Эти крошечные островки проводимостей n- и p-типа соединяются в общую схему посредством межсоединений, выполненных из алюминия, осаждаемого из паровой фазы или наносимого напылением в вакууме. Иногда для этих целей используются такие благородные металлы, как платина и золото. Транзисторы и другие схемные элементы, например резисторы, конденсаторы и индуктивности, вместе с соответствующими межсоединениями могут формироваться в пластине методами диффузии в ходе последовательности операций, создавая в итоге законченную электронную схему. См. также ТРАНЗИСТОР .
МОП-транзистор. Наибольшее распространение получила МОП (металл-окисел-полупроводник) - структура, состоящая из двух близко расположенных областей кремния n-типа, реализованных на подложке p-типа. На поверхности кремния наращивается слой его двуокиси, а поверх этого слоя (между областями n-типа и слегка захватывая их) формируется локализованный слой металла, выполняющий роль затвора. Две упомянутые выше области n-типа, называемые истоком и стоком, служат соединительными элементами для входа и выхода соответственно. Через окна, предусмотренные в двуокиси кремния, выполняются металлические соединения с истоком и стоком. Узкий поверхностный канал из материала n-типа соединяет исток и сток; в других случаях канал может быть индуцированным - создаваемым под действием напряжения, приложенного к затвору. Когда на затвор транзистора с индуцированным каналом подается положительное напряжение, расположенный под затвором слой p-типа превращается в слой n-типа, и ток, управляемый и модулируемый сигналом, поступающим на затвор, течет от истока к стоку. МОП-транзистор потребляет очень небольшую мощность; он имеет высокое входное сопротивление, отличается низким током цепи стока и очень низким уровнем шумов. Поскольку затвор, оксид и кремний образуют конденсатор, такое устройство широко используется в системах компьютерной памяти (см. ниже). В комплементарных, или КМОП-схемах, МОП-структуры применяются в качестве нагрузок и не потребляют мощности, когда основной МОП-транзистор находится в неактивном состоянии.



После завершения обработки пластины разрезают на части. Операция резки выполняется дисковой пилой с алмазными кромками. Каждый кристаллик (чип, или ИС) заключается затем в корпус одного из нескольких типов. Для подсоединения компонентов ИС к рамке выводов корпуса используется золотая проволока толщиной 25 мкм. Более толстые выводы рамки позволяют подсоединить ИС к электронному устройству, в котором она будет работать.
Надежность. Надежность интегральной схемы примерно такая же, как у отдельного кремниевого транзистора, эквивалентного по форме и размеру. Теоретически транзисторы могут безотказно служить тысячи лет - один из важнейших факторов для таких областей применения, как ракетная и космическая техника, где единственный отказ может означать полный провал осуществляемого проекта.
Микропроцессоры и миникомпьютеры. Впервые представленные публично в 1971 микропроцессоры выполняли большинство основных функций компьютера на единственной кремниевой ИС, реализованной на кристалле размером 5ґ5 мм. Благодаря интегральным схемам стало возможным создание миникомпьютеров - малых ЭВМ, где все функции выполняются на одной или нескольких больших интегральных схемах. Такая впечатляющая миниатюризация привела к резкому снижению стоимости вычислений. Выпускаемые в настоящее время мини-ЭВМ ценой менее 1000 долл. по своей производительности не уступают первым очень большим вычислительным машинам, стоимость которых в начале 1960-х годов доходила до 20 млн. долл. Микропроцессоры находят применение в оборудовании для связи, карманных калькуляторах, наручных часах, селекторах телевизионных каналов, электронных играх, автоматизированном кухонном и банковском оборудовании, средствах автоматического регулирования подачи топлива и нейтрализации отработавших газов в легковых автомобилях, а также во многих других устройствах. Большая часть мировой электронной индустрии, оборот которой превышает 15 млрд. долл., так или иначе зависит от интегральных схем. В масштабах всего мира интегральные схемы находят применение в оборудовании, суммарная стоимость которого составляет многие десятки миллиардов долларов.
Компьютерные запоминающие устройства. В электронике термин "память" обычно относится к какому-либо устройству, предназначенному для хранения информации в цифровой форме. Среди множества типов запоминающих устройств (ЗУ) рассмотрим ЗУ с произвольной выборкой (ЗУПВ), приборы с зарядовой связью (ПЗС) и постоянные ЗУ (ПЗУ). У ЗУПВ время доступа к любой ячейке памяти, находящейся на кристалле, одинаково. Такие устройства могут запоминать 65 536 бит (двоичных единиц, обычно 0 и 1), по одному биту на ячейку, и представляют собой широко используемый тип электронной памяти; на каждом чипе у них насчитывается ок. 150 тыс. компонентов. Выпускаются ЗУПВ емкостью 256 Кбит (К = 210 = 1024; 256 К = 262 144). В устройствах памяти с последовательной выборкой циркуляция запомненных битов происходит как бы по замкнутому конвейеру (в ПЗС используется именно такой тип выборки). В ПЗС, представляющем собой ИС специальной конфигурации, пакеты электрических зарядов могут размещаться под расположенными на малых расстояниях друг от друга крошечными металлическими пластинками, электрически изолированными от чипа. Заряд (или его отсутствие) может, таким образом, перемещаться по полупроводниковому устройству от одной ячейки к другой. В результате появляется возможность запоминания информации в виде последовательности единиц и нулей (двоичного кода), а также доступа к ней, когда это требуется. Хотя ПЗС не могут конкурировать с ЗУПВ по быстродействию, они способны обрабатывать большие объемы информации при меньших затратах, и их используют там, где память с произвольной выборкой не требуется. ЗУПВ, выполненное на такой ИС, является энергозависимым, и записанная в нем информация теряется при отключении питания. В ПЗУ информация заносится в ходе производственного процесса и хранится постоянно. Разработки и выпуск ИС новых типов не прекращаются. В стираемых программируемых ПЗУ (СППЗУ) имеются два затвора, расположенные один над другим. При подаче напряжения на верхний затвор нижний может приобрести заряд, что соответствует 1 двоичного кода, а при переключении (реверсе) напряжения затвор может потерять свой заряд, что соответствует 0 двоичного кода.
См. также
ОРГТЕХНИКА И КАНЦЕЛЯРСКОЕ ОБОРУДОВАНИЕ ;
КОМПЬЮТЕР ;
ЭЛЕКТРОННЫЕ СРЕДСТВА СВЯЗИ ;
ИНФОРМАЦИИ НАКОПЛЕНИЕ И ПОИСК .
ЛИТЕРАТУРА
Мейзда Ф. Интегральные схемы: технология и применения. М., 1981 Зи С. Физика полупроводниковых приборов. М., 1984 Технология СБИС. М., 1986 Маллер Р., Кеймин С. Элементы интегральных схем. М., 1989 Шур М.С. Физика полупроводниковых приборов. М., 1992

Энциклопедия Кольера. - Открытое общество . 2000 .

Смотреть что такое "ИНТЕГРАЛЬНАЯ СХЕМА" в других словарях:

    Твердотельное устройство, содержащее группу приборов и их соединения (связи), выполненное на единой пластине (подложке). В И. с. интегрируются пассивные элементы (ёмкости, сопротивления) и активные элементы, действие к рых основано на разл. физ.… … Физическая энциклопедия

    - (ИС, интегральная микросхема, микросхема), микроминиатюрное устройство с высокой плотностью упаковки элементов (диодов, транзисторов, резисторов, конденсаторов и др.), неразрывно связанных (объединенных) между собой конструктивно, технологически… … Современная энциклопедия

    - (ИС интегральная микросхема, микросхема), микроминиатюрное электронное устройство, элементы которого неразрывно связаны (объединены) конструктивно, технологически и электрически. ИС подразделяются: по способу объединения (интеграции) элементов на … Большой Энциклопедический словарь

    интегральная схема - (МСЭ Т Q.1741). Тематики электросвязь, основные понятия EN integrated circuitIC … Справочник технического переводчика

    Запрос «БИС» перенаправляется сюда; см. также другие значения. Современные интегральные микросхемы, предназначенные для поверхностного монтажа Интегральная (микро)схема (… Википедия

    - (ИС). интегральная микросхема (ИМС), микросхема, микроминиатюрное электронное устройство с высокой плотностью упаковки связанных между собой (как правило, электрически) элементов (диодов, транзисторов, резисторов, конденсаторов и др.),… … Большой энциклопедический политехнический словарь

    - (ИС, интегральная микросхема, микросхема), микроминиатюрное электронное устройство, элементы которого изготовлены в едином технологическом цикле и неразрывно связаны (объединены) конструктивно и электрически. Интегральные схемы подразделяются: по … Энциклопедический словарь

Коняев Иван Сергеевич,студент 3 курса Армавирского механикотехнологического института(филиала) ФГБОУ ВПО КубГТУ, г. Армавир[email protected]

Моногаров Сергей Иванович,кандидат технических наук, доцент кафедры внутризаводского электрооборудования и автоматики Армавирского механикотехнологического института(филиала) ФГБОУ ВПО КубГТУ, г. Армавир[email protected]

Принципыпостроения больших интегральных схем

Аннотация. Данная статья посвящена вопросампринципов построения больших интегральных схем(БИС). Ключевые слова: БИС,большая интегральная микросхема, базовые матричные кристаллы, программируемые логические устройства.

В настоящее время в микроэлектронной аппаратуре используются как специализированные, так и универсальные микросхемы различной степени интеграции. В то же время наблюдается определённая тенденция широкого применения интегральных микросхем высокой степени интеграции –больших интегральных микросхем (БИС), о которых и пойдёт речь в данной статье.Универсальные микросхемы выпускаются большими тиражами и применяются в широком диапазоне электронных устройств, в то время как специализированные микросхемы выпускаются ограниченными тиражами и имеют строго определённую область применения.Специализированные БИС, выполненные на базовых матричных кристаллах(БМК)и программируемых логических устройствах(ПЛУ)имеют особенно широкое применение. Столь широкое применение обусловлено тем, что автоматизированное проектирование таких БИС занимает относительно короткий промежуток времени: порядка нескольких недель для БИС на основе БМК, нескольких дней –для БИС на основе ПЛУ.Рассмотрим принципы построения и параметры базовых матричных кристаллов. В состав БМК входят заранее сформированная матрица базовых ячеек (располагается в центральной части), а так же группу буферных ячеек, которые располагаются по периферии кристалла (рис. 1).В свою очередь в состав ячеек входят группы нескоммутированных элементов (транзисторов, конденсаторов, резисторов) и отрезков полупроводниковых шин, предназначенных для реализации пересекающихся электрических связей.Из элементов ячеек с помощью электрических связей в виде металлических (проводниковых) и полупроводниковых шин формируются различные функциональные элементы (триггеры, счетчики, регистры и др.), буферные элементы, а так жесоединения между ними.

А) б) в)Рисунок 1 –Типовые структуры БМК: а) со сплошным массивом однородных ячеек; б) с массивом однородных ячеек или макроячеек, разделённых вертикальными и горизонтальными каналами для проводников; в) с массивом неоднородных ячеек, разделённых горизонтальными каналами; 1 –матрица базовых ячеек; 2 –матрица буферных ячеек; 3,5,8 –ячейки матриц, 4,7,10 –буферные ячейки, 6,9 –макроячейки; 11,12 –горизонтальные каналы; 13 –вертикальные каналы

В данном типе БИС, как правило, основные функциональные элементы потребляют малое количество энергии, достаточное для обеспечения необходимого быстродействия. В свою очередь, буферные элементы, которые осуществляют внешние связи матричное БИС, потребляют более высокую мощность, что обусловлено необходимостью для согласования по уровням логического напряжения определённой величины, нагрузочной способности и помехоустойчивости. В состав ячеек входит множестворазнообразных активных и пассивных элементов. При этом к параметрам пассивных элементов предъявляются требования достаточно высокой точности и стабильности. В состав БМК, предназначенных для изготовления аналогоцифровых БИС, входят обычно две матрицы ячеек, для формирования соответственно аналоговых и цифровых устройств. Базовые матричные кристаллы для цифровых и аналоговых БИС формируютсяна основе биполярных транзисторов и полевых транзисторов с изолированным затвором. В аналоговых БИС широкое применение получили биполярные транзисторы с высокой крутизной проходной вольтамперной характеристики.В свою очередь матрицы могут состоять из однородных или неоднородных ячеек. В БМК, предназначенныхдля реализации цифровых БИС с невысокой степенью интеграции (около 1000 логических элементов)используются однородные ячейки, в то время как для цифровых БИС с высокой степенью интеграции (около 10000 логических элементов) и цифроаналоговых БИС –матрицы с неоднородными ячейками. Применяются два способа организации ячеек матрицы БМК:1.На основе элементов ячейки может быть сформирован один базовый логический элемент, выполняющий элементарную функцию (НЕ, ИНЕ, ИЛИНЕ с разветвлениями по входам и выходам). Для реализации более сложных функций используют несколько ячеек. Число, разновидности и параметры элементов определяются электрической схемой базового логического элемента.2.На основе элементов ячейки может быть сформирован любой функциональный элемент библиотеки. Типы элементови их число определяются электрической схемой самого сложного функционального элемента.При первом способе построения ячеек можно получить достаточно высокие коэффициент их использования в составе матрицы, коэффициент использования площади БМК и, соответственно,повышенную степень интеграции БИС. При втором способе построения ячеек БМК упрощается система автоматизированного проектирования БИС, так как посадочные места одинаковых по форме и размерам ячеек заранее определены. Однако, если в проектируемой БИС используется достаточно много простых функциональных элементов библиотеки с низким коэффициентом использования элементов ячейки, снижается коэффициент использования площади кристалла, а значит истепень интеграции БИС.В матричных БИС электрические соединения выполняются с помощью металлических (проводниковых) и полупроводниковых (монои поликристаллических) шин. Шины цепей питания и заземления, как правило, выполняются из алюминия, который характеризуется низким удельным сопротивлением. Легированные полупроводниковые шины, имеющие повышенноеудельное сопротивление, в основном применяются для реализации коротких слаботочных сигнальных цепей.Для создания электрических связей между элементами используется однои многоуровневая металлизация. По окончании проектирования, набор параметров и характеристик БМК должен быть достаточно полным для потребителя. К типовым параметрам и характеристикам БМК относятся:1.технология изготовления;2.число ячеек в кристалле;3.структура (набор элементов) ячейки;4.наименование, типовые электрические параметры, схемы и фрагменты типовых функциональных элементов, формируемых на основе элементов ячеек;5.параметры элементов вводавывода;6.число периферийных контактных площадок;7.требования к источнику питания;8.указания по расположению и использованию контактных площадок для цепей питания и заземления и др.;БМК могут послужить основой для цифровых, аналоговых, цифроаналоговых и аналогоцифровых больших интегральных схем. В то же время, совокупность элементов БМК, предназначенных для применения в аналоговых БИС, позволяетформировать усилители, компараторы, аналоговые цифровые ключи и другие устройства.Не так давно основнымприменением БМК являлисьсредства вычислительной техники исистемы управления технологическими процессами. Некоторые БМК, например Т34ВГ1(КА1515ХМ1216), применялись в советских клонах компьютера ZX Spectrumв качестве контроллера внешних устройств. Аналог БМК -микросхема ULA в компьютерах Синклера. В настоящее время БМК в большинстве применений вытеснены ПЛИС(программируемая логическая интегральная схема–примечание автора), не требующими заводского производственного процесса для программирования и допускающими перепрограммирование. Далее рассмотрим программируемые логические матрицы.Программируемые логические устройства имеют матричную структуру и шинную организацию элементов (каждый элемент соединяется вертикальными и горизонтальными шинами). В ПЛУ используются программируемые матрицы И, ИЛИ и их комбинации:непрограммируемое И –программируемое ИЛИ;программируемое И –непрограммируемое ИЛИ;программируемое И –программируемое ИЛИ.Существует две разновидности программируемых логических устройств:

программируемые в условиях производства специализированных БИС на основе кристалловполуфабрикатов с помощью одного заказного фотошаблона по технологии, подобной технологии изготовления матричных БИС;

программируемые потребителемизготовителем аппаратуры ©загрузкойª (введением информации) внутренних регистров или физическим воздействием на отдельные элементы матриц (пережигание перемычек, пробой диодов, изменение режимов работы полупроводниковых приборов).Логические устройства, программируемые потребителем, являются универсальными микроэлектронными устройствами, которые ©настраиваютсяª на заданную функцию с помощью автоматических программаторов.В практике широко используются такие разновидности ПЛУ, как программируемые логические матрицы (ПЛМ) и программируемые постоянные запоминающие устройства (ППЗУ).Применение ПЛМ позволяет уменьшить количество логических элементов и связей в логических устройствах, что особенно важно для регулярных структур, реализуемых на кристаллах БИС.Разработаны и применяются однократно программируемые ПЛМ и многократно программируемые –репрограммируемые ПЛМ (РПЛМ). Развиваются методы проектирования и производства матричных БИС с реконструируемыми соединениями (МаБИСРС) и с программируемой архитектурой (МаБИСПА) –субсистемына пластинах.Программирование с использованием масок (фотошаблонов) металлизации или контактных окон в оксиде широко применяется в ПЛМ на основе биполярных транзисторов и диодов. На рис.2 показана схема соединений элементов в диодной ПЛМ. Входные сигналы положительной полярности подаются на входы а –е, произведения М0 –М2 снимаются с нагрузочных резисторов R. Преимуществами диодных матриц являются простота и малая занимаемая на кристалле площадь, а недостатком –значительные токи, потребляемые по входам матрицы.Использование многоэмиттерных транзисторов вместо диодов позволяет существенно уменьшить входные токи (в BN раз, BN –нормальный коэффициент передачи тока транзистора) и повысить быстродействие ПЛМ. На рис.3 представлена схема фрагмента ПЛМ на биполярных многоэмиттерных транзисторах.Матрицы на основе МОПтранзисторов обеспечивают наиболее высокую плотность компоновки элементов, имеют минимальную потребляемую мощность, однако уступают по быстродействию матрицам на биполярных транзисторах.Достоинством ПЛМ с масочным программированием являются малая площадь и высокая надежность, что обусловило их широкое применение в составе специализированных и микропроцессорных БИС. Такие ПЛМ однократно программируются изготовителем в процессе производствамикросхемы, что сужает область их применения.Большей гибкостью, особенно при использовании в периферийных устройствах, обладают электрически программируемые ПЛМ, “настройка” которых на реализацию заданных функций выполняется пользователем.

Рисунок 2 –Фрагмент диодной ПЛМ

Рисунок 3 –Фрагмент ПЛМ на БТ

На рис.4 показанынаиболее распространенные элементы матрицс электрическим программированием. Программирование осуществляется расплавлением перемычек (обычно нихромовых или поликремниевых) или пробоем диодов (pn переходов или барьеров Шотки).

Рисунок 4 –Элементы ПЛМ с электрическим программированием

Перемычки имеют сопротивление около 10 Ом и расплавляются (размыкаются) при пропускании через них импульса тока, амплитуда которого значительно больше амплитуды тока считывания. Для разрушения нихромовых или поликремниевых перемычек достаточно тока 20…50 мА; время расплавления составляет 10…200 мс.Диоды пробиваются (закорачиваются) при подаче импульса обратного напряжения от источника с небольшим внутренним сопротивлением, дающим достаточный ток (200…300 мА). Это вызывает лавинный и термический пробой pn переходов (барьера Шотки) и миграцию частиц металла внутрь полупроводника с образованием надежного низкоомного контакта (штриховые линии на рис.4). Время образования цепи 0,02…0,05 мс.Для электрического программирования и контроля ПЛМ используются специальные установки, управляемые ЭВМ. Исходной информацией для программирования и контроля являются:таблица истинности;признак пережигания (пробоя) лог. единиц или нулей (в зависимости от начальной информации незапрограммированной ПЛМ);параметры программирующих импульсов.Управляющая программа делает перебор адресов на входах от 00…0 до 11…1. На ПЛМ подаются питающие напряжения, а при наличии в исходной информации признаков программирования –импульс пережигания (пробоя). После программирования выполняется контроль и результат проверки с указанием совпадения (несовпадения) с таблицей истинности выводится на печать.ПЛМ применяются в современных периферийных и основных компьютерных устройствах платы расширения в системе Plug and Play, которые и имеют специальную микросхему -ПЛИС. Она позволяет плате сообщать свой идентификатор и список требуемых и поддерживаемых ресурсов.Для создания СБИС(сверх больших интегральных схем)и субсистем на пластинах применяют регулярные структуры (рис.5) с матрицей ячеек достаточно большой степени интеграции. Программирование элементов соединений выполняется их созданием или нарушением.

Рисунок 5 –Фрагмент БИС с реконструируемымисоединениями

Матричные БИС с реконструируемыми соединениями обычно создают на основе КМОПтранзисторов, характеризующихся минимальной потребляемой мощностью. Для таких транзисторов применимы все типы перемычек.Перспективным является использование матричных БИС с реконструируемыми соединениями для построения многопроцессорных субсистем. Контакты между соединительными проводниками различных уровней программируются лучом лазера (расплавляется диэлектрик), некоторые связи разрезаются.Лазерное реконструирование при управлении от ЭВМ длится около 1 ч. Такие микросистемы могут содержать до 100 миллионов транзисторов.Плотность компоновки для СБИС при минимальном размере элементов 0,5…2 мкм достигает 20 тысяч транзисторов на квадратный миллиметр.Внастоящее время существуютэлементыпамяти, сохраняющие информацию при отключении напряжения питания, что позволяет создавать ПЛМ со стиранием и перезаписью реализуемых функций –репрограммируемые логические матрицы (РПЛМ).Значительное распространение в РПЛМ получили МОПтранзисторы с плавающим затвором и лавинной инжекцией (рис.6). Структура такого транзистора аналогична обычному МОПтранзистору с поликремниевым затвором, который гальванически не связан с остальной схемой. В исходном состоянии транзистор не проводит ток (см. рис.6,а). Для перехода в проводящее состояние (запись) между истоком и стоком транзистора прикладывается достаточно большое напряжение (около 50 В) в течение примерно 5 мс. Это вызывает лавинный пробой истокового (стокового) pn перехода и инжекцию электронов в поликремниевый затвор. Заряд, примерно равный 107 Кл/см2,захваченный затвором (см. рис.6,б), индуцирует канал, соединяющий исток и сток, и может сохраняться длительное время (10…100 лет) после снятия напряжения, так как затвор окружен оксидным слоем, имеющим очень малую проводимость.Стирание информации осуществляется при облучении ультрафиолетовыми лучами сэнергией, достаточной для выбивания электронов из затвораи переноса их в подложку (рис.6). Стирание можно также осуществить, используя ионизирующее, например рентгеновское излучение.Считывание информации из матрицы выполняется при подаче напряжения питания 5…15 В и контроле тока, протекающего через транзистор.Для организации выборки определенных ячеек вматрицу (см. рис.6,в) последовательно с транзисторами с плавающими затворами включают обычные МОПтранзисторы.

Рис.6. ПЛМ на МОПтранзисторах с плавающим затвором:а) выключенный (стертый) запоминающий транзистор;б)включенный запоминающий транзистор;в) фрагмент матрицы (транзистор выборки Тв, запоминающий транзистор Тз);1 –исток; 2 –плавающий затвор из поликристаллического кремния; 3 –сток; 4 –инжектированный заряд; 5 –область обеднения

Наряду с БИСс реконструируемыми соединениями развивается направление, связанное с созданием БИС и СБИС с программируемой архитектурой и выполняемых в виде субсистем на пластинах. Перестройка архитектуры субсистемы осуществляется с помощью встроенных элементов коммутации с памятью. Причем элементы памяти могут выполняться как на типовых МОПили КМОПтранзисторах, так и на транзисторах с лавинной инжекцией.На рис.7представлена структурная схема матричной БИС с программируемой архитектурой. Шина управления (ШУ) служит для записи в блоки распределенной памяти (П) кодов настройки (программирования) архитектуры субсистемы на определенную задачу. Решающие блоки матрицы (М) соединяются между собой распределенными коммутаторами (К) через коммутационную шину (ШК).

Рисунок 7 –Структурная схема матричной БИС с программируемой архитектурой

Применение СБИС с программируемой архитектурой позволяет получить очень высокую плотность компоновки, автоматизировать процесс сборки.

Ссылки на источники1.Образовательный сайт www.studfiles.ruURL: http://www.studfiles.ru/dir/cat39/subj1381/file15398/view155035/page2.html2.Свободная энциклопедия Википедия URL: http://ru.wikipedia.org/wiki/%D0%91%D0%9C%D0%9A3.Свободная энциклопедия ВикипедияURL: http://ru.wikipedia.org/wiki/%D0%9F%D0%9B%D0%98%D0%A1

Konyaev Ivan Sergeyevich,3rd year student of Armavir Institute of Mechanics and Technology (branch) Kuban State University of Technology, ArmavirMonogarov Sergey Ivanovich,Candidate of Technical Sciences, Associate Professor of inplant electrical equipment and automation, Armavir Institute of Mechanics and Technology (branch) Kuban State University of Technology, ArmavirPrinciples of building largescale integrated schemesAbstract:This article focuses on research of the principles of construction of largescale integrated circuits (LSIs).Keywords:BIS, a large integrated circuit, the base matrix crystals, programmable logic devices.




Top